马上注册,看完整文章,学更多FPGA知识。
您需要 登录 才可以下载或查看,没有帐号?立即注册
x
我们整理了大家提出的问题,本帖将所有问题进行一个汇总,大家可以从这里找到需要的问题答案,为方便您随时找到答案,敬请您收藏本网址!
如果我们帖子里面没有的请第一时间联系我,微信同步:13316124179黄老师,我们会对新问题进行补充!
1、问:MP5650核心板功耗概值? 答:功耗跟使用资源有关系,供电是底板直接进核心板的,一个核心板如果12V供电,估计1A左右电流,使用资源多估计就得1-2A了。 2、问:标的12V/3A, 但后面标的是5V,输入范围是5~12V 都能支持吗? 答:是的,5-12V这个范围内都可以,电压越大,需要的供电电流越小。 如果采用采用5V供电,建议选择最大输出5A的供电电流的电源。因为逻辑资源消耗很多时,担心供电电流不够。 3、问:核心板的供电范围是5-12V,意思是这具范围内输入电源都可以,可以稳定地转换到后边,是吗? 答:是的。 4、问:同样是电源问题:这里的输入5-12V通过电源接口接入,后面直接写了+5V,这里相当于整个板子(核心加底板)供电,请问具体电压电流是多少?采用5V供电,电流要多大? 答:是的,我们开发板设计之初按5V供电设计的,实际上支持5-12V甚至更高,都没有问题。供电电压越高,所需要电流越小(因为功率是一定的)。未烧录代码时,底板+核心板所需要电流一共300mA左右。烧录代码后,电流就跟FPGA使用的逻辑资源量有关了。建议最大5A输出的电源,比较保险。电流小一点问题也不大,如12V3A。 4、问:主要是要确认核心板输入电流电压和底板输入电流电压。 答:供电电压 5-12V这个范围内都可以,电压越大,需要的供电电流越小。核心板上电电流约250mA。逻辑资源消耗越多,所需要的电流越大。FPGA上电,也需要一个较大的启动电流。所以建议选择5A的电源,实际使用根据资源量可能几百mA到2-3安培。地板也是根据选择的芯片种类、数量不同,所需要的电流大小不一样。目前这个地板,电流大约50mA。 5、问:底板的作用? 答:可以按自己的需求设计底板,底板也可以做一些工作,比如光纤,还有一些GPIO。 6、问:PCB文件是否可以提供? 答:底板PCB可以提供的,核心板不提供。(网盘资料里面有。可以提供5700PCB源文件) 7、问:核心板 和底板 有没有做防反插设计? 答:为了对称好看,防插返没弄,J1-J4是一一对应的 8、问:连接器是否有带定位? 答:PCB上是做了定位孔,但连接器没有定位柱。有些器件是有,有些是没有定位孔的。 解决方案:母板的插件带有定位孔(AXK6A2337YG;AXK5A2137YG) 9、我们了解到这两个型号的板对板连接器现在货源紧张,贵公司能否提供采购支持? 答:目前货源比较充足,价格也比去年下降,我们公司可以提供。不用担心货源问题。 10、问:GTX的TX 和 RX 交叉对接就可以了?不需要同步时钟吗? 答:不需要的 时钟嵌入到数据里了 10、问:默认QSPI FLASH启动,那么这里如果使用JTAG启动的话,是否是直接进行烧录程序,会自动跳转JTAG,还是需要跳线帽之类的操作? 答:是自动跳转JTAG,不需要跳线等操作。 11、问:这里提到一个贴片JTAG接口,能否提供封装? 答:提供的是一排间距为1mm的长方形焊盘,可以自己焊接线缆引出。 12、问:软件是用什么版本的呀? 答:Cadence 16.7 13、问:这16对GTX接口是包含在276个里面的数量吗? 答: 276个普通IO + 16对GTX接口 14、问:核心板LVDS的数量 答: 276个普通IO 就是LVDS的数量 15、核心板的IO扇出是等距的吗? 答:K7核心板的,每个BANK,其IO都是等距的 16、千兆以太网都有哪些模式? 答:常用的GMII、RMII、SGMII 17、如果不适用核心板上的DDR,200M的差分时钟是不是可以调整,比如说100M或150M 答:可以调整的,用户根据自己需要做 18、EMCCLK是做什么的,不使用这部分功能,这个时钟是不是可以不添加 答:可以不添加 19、如果GTX 这个是做什么用的,如果做千兆以太网通讯,是否用到这个;如果不用GTX相关的,这个时钟是不是可以不添加 答:可以不添加 20、这个核心板上电和我的主控芯片上电有没有什么要求 答:上电要求和上电顺序没有要求 21、DDR3是否可以跑1600m 410T/325T都可以 22、MP5650+5705可以跑神经网络吗? 可以的,神经网络在zynq跑会比较好, 纯fpga可以跑,只是输出这块会麻烦一些,输出无非就是网口,咱们有网口例程 7z045比325只是多了两个a9的核,pl侧的资源都是一样的 23、SATA的速率? 答:sata是3.0的,最大6g 24、FPGA如何读取数据 答:fpga是可以直接读取,但是需要自己设计sata的核,这块我们例程,只是保留硬件接口 25、问:规格书里写了DDR3支持2种速率800M和933M,能否支持降频跑? 答:支持降频跑,在DDR3 IP核里按下进行设置。但我们提供的板子是支持800M速率的,不必降频。
26、核心板引出的IO走线都是做了差分等长吗? 答:是的
27、FPGA两个不同bank,电压不同,FPGA内部可以互联吗? 答:代码内部可以,不用考虑电压 28、VIVADO用的是哪个版本? 答:2018.3 |