明德扬兰老师 发表于 2022-4-18 11:16:54

PCIE项目中AXI4 IP核例化详解

PCIE项目中AXI4 IP核例化详解本工程实现PCIE的8通道速率2.2GBps通信,并验证数据的正确性。本工程里已经把PCIE部分做成一个封装的模块,对外提供的是fifo_wr(数据发送fifo)接口和fufi_rd(数据接收的fifo接口),用户只要操作fifo接口,无需关心PCIE的内部驱动。为了便于读者更加明白,可以深入了解PCIE,我们将会制作一个PCIE的连载系列。今天,首先说一下自定义AXI4的IP核,至于AXI4和PCIE之间有什么联系,敬请关注我们的连载系列文章。在本篇文章中暂时先不讲解AXI4协议,先来分享例化AXI4的自定义IP核详细步骤。
一、 新建工程为了节省篇幅,新建工程部分就不详细讲解,以下为我们新建好的工程:http://fpgabbs.com/data/attachment/forum/201912/31/095945qfbby7qoojq8q80f.png
二、 创建自定义IP点击“Tools”菜单下的“Create and Package New IP”,如下图所示:http://fpgabbs.com/data/attachment/forum/201912/31/095945u806n33r1xqh83d3.png
按照指引,点击“next”:http://fpgabbs.com/data/attachment/forum/201912/31/095946ulxrn1nooxa7j2vh.png
选择AXI4的IP核:http://fpgabbs.com/data/attachment/forum/201912/31/095946x98otyy9k9sz8zss.png
输入IP核的名称:http://fpgabbs.com/data/attachment/forum/201912/31/095946ul5wrckpzkiobl5h.png
点击“next”:http://fpgabbs.com/data/attachment/forum/201912/31/095946fwtmrczecdo11ees.png
创建和使用AXI4的IP核http://fpgabbs.com/data/attachment/forum/201912/31/095946fa4mdnuo40ayc2y2.png
三、 生成BD文件创建AXI4完毕之后系统会自动生成一个bd文件,如下图所示:   http://fpgabbs.com/data/attachment/forum/201912/31/095946x6q8f1erf73f51yc.png
四、 修改IPhttp://fpgabbs.com/data/attachment/forum/201912/31/095947he95l1jzkl25g66c.png
五、 修改需求在修改IP核之后系统会自定的给我们打开另一个工程,我修改为我们自己的需求,打开的工程如下所示:http://fpgabbs.com/data/attachment/forum/201912/31/095947jm9dw3w2atwos2d1.png
修改自己的逻辑,添加自己的逻辑端口:http://fpgabbs.com/data/attachment/forum/201912/31/095947rler8nlaurle6k6r.png
http://fpgabbs.com/data/attachment/forum/201912/31/095947ja2jch1tafe2mfhw.pnghttp://fpgabbs.com/data/attachment/forum/201912/31/095947q2716thzmc61fdsf.pnghttp://fpgabbs.com/data/attachment/forum/201912/31/095947m1odko2zzkssodw2.png
六、 封装IPhttp://fpgabbs.com/data/attachment/forum/201912/31/095947n836uzwgqaa1vq1g.png
七、 验证IP在bd文件空白的地方右键验证IP:http://fpgabbs.com/data/attachment/forum/201912/31/095947x2zb3i9sqi4y402b.png

八、 编译程http://fpgabbs.com/data/attachment/forum/201912/31/095948mlm9sm99m8m90m9m.png
九、 调用自定义IPhttp://fpgabbs.com/data/attachment/forum/201912/31/095948f4ggzo3t32tnyt35.png
http://fpgabbs.com/data/attachment/forum/201912/31/095948ednqqtgtvbtmgqgw.pnghttp://fpgabbs.com/data/attachment/forum/201912/31/095948pvy07uz7j1nvt05z.png http://fpgabbs.com/data/attachment/forum/201912/31/095948mq040i094qz0t4qa.png
以上就是我们自行定义IP和调用IP的全过程,对此操作有不懂的朋友可以在下方留言与我进行交流,当然也可以联系明德扬进行更多讨论!
页: [1]
查看完整版本: PCIE项目中AXI4 IP核例化详解